SORU BANKASI Filtrele

Analog-dijital Elektronik Atölyesi Soruları


Soru 421

Kararsız multivibratör devresinde LED?lerin eşit aralıklarla yanıp sönmeleri için hangi devre elemanlarının eşit olması gerekmektedir?

A) Sadece R1=R2 değerinin herhangi bir R değerinde olması gerekir.
B) Sadece Rc1 ve Rc2 değerinin herhangi bir Rc değerinde olması gerekir.
C) Sadece C1 ve C2 değerinin herhangi bir C değerinde olması gerekir.
D) Hepsi

Soru 422

Tek kararlı multivibratör devresinde kondansatörün değerini artırırsak çıkış dalga şekline aşağıdakilerden hangisi olur?

A) "0" iken "1" olur. B) Periyodu artar.
C) Frekansı artar. D) "1" iken "0" olur

Soru 423

Aşağıdakilerden hangisi flip-flobun bir özelliği değildir?

A) Flip floplar ardışıl devrelerde kullanılır.
B) Flip flopların yapısında lojik kapılar vardır.
C) Flip flopların çıkışının ne olacağı yalnızca girişlere bağlıdır.
D) Flip floplar sayıcı devrelerinin tasarımında kullanılır.

Soru 424

Aşağıdakilerden hangisi bir flip flop çeşidi değildir?

A) RS flip flop B) K flip flop
C) T flip flop D) D flip flop

Soru 425

Aşağıdakilerden hangisi RS flip flop kullanılmayan belirsizlik durumudur?

A) R=0, S=0 B) R=1, S=1
C) R=0, S=1 D) R=1, S=0

Soru 426

RS flip-flobun girişlerinden R=0 ve S=0 verdiğimizde çıkış ne olur?

A) "0" olur. B) "1" olur.
C) Çıkış değişmez. D) Bir önceki çıkışın tersi olur.

Soru 427

Aşağıdakilerden hangisi flip flopların tetikleme şekillerindendir?

A) Düz tetikleme B) inen kenar tetiklemesi
C) Ters tetikleme D) "0" tetiklemesi

Soru 428

JK flip-flobun çıkışının, bir önceki çıkışın tersi olması için girişleri aşağıdakilerden hangisi olmalıdır?

A) J=1, K=1 B) J=0, K=1
C) J=1, K=0 D) J=0, K=0

Soru 429

Aşağıdaki durumların hangisinde T flipflobun çıkışı lojik "1" olur?

I. T=1 ve Q=0 iken tetikleme sinyali geldiğinde
II. T=1 ve Q=1 iken tetikleme sinyali geldiğinde
III. T=0 ve Q=0 iken tetikleme sinyali geldiğinde
IV. T=0 ve Q=1 iken tetikleme sinyali geldiğinde

A) I ve IV B) I ve II
C) III ve IV D) II ve III

Soru 430

D flip flop için aşağıdakilerden hangisi doğrudur?

A) D flipflobun 2 girişi, 1 çıkışı vardır.
B) D flip flop ile devre tasarımı yapılamaz.
C) D flip flop her zaman "1" çıkışını verir.
D) D flip flobun girişi ne ise, çıkışı da o olur.

Soru 431

JK flip flopta çıkışın "1" iken "0" olması için aşağıdakilerden hangisi olmalıdır?

A) K ne olursa olsun J=0 olmalıdır.
B) K ne olursa olsun J=1 olmalıdır.
C) J ne olursa olsun K=0 olmalıdır.
D) J ne olursa olsun K=1 olmalıdır.

Soru 432

JK FF ile D FF elde etmek için girişler nasıl bağlanmalıdır?

A) J ve K girişleri kısa devre yapılmalıdır.
B) J ve K lojik "1‟ yapılmalıdır.
C) J ve K lojik "0‟ yapılmalıdır.
D) J girişi DEĞiL(NOT) kapısı ile K girişine bağanmalıdır.

Soru 433

JK ff ile T FF elde etmek için girişler nasıl bağlanmalıdır?

A) J ve K girişleri kısa devre yapılmalıdır.
B) J ve K lojik "1" yapılmalıdır.
C) J ve K lojik "0" yapılmalıdır.
D) J girişi DEĞiL(NOT) kapısı ile K girişine bağanmalıdır.

Soru 434

Tüm FF larda Clock (CK) palsi ugulanmadığı zaman Clear (CLR) aktif olursa çıkışa nasıl bir etkisi olur?

A) Çıkış Lojik "0" olur.
B) Çıkış Lojik "1" olur.
C) Çıkış önceki konumunu korur.
D) Çıkış konum değiştirir.

Soru 435

Tüm FF lerde Clock (CK) palsi ugulanmadığı zaman Preset (PR) aktif olursa çıkışa nasıl bir etkisi olur?

A) Çıkış Lojik "0" olur.
B) Çıkış Lojik "1" olur.
C) Çıkış önceki konumunu korur.
D) Çıkış konum değiştirir

Soru 436

Flip floplarla devre tasarımı yaparken kullandığımız geçiş tabloları nasıl elde edilir?

A) Flip flopların doğruluk tablosundan
B) Karnaugh haritalarından
C) Tasarlanacak devrenin giriş özelliklerinden
D) Preset ve clear girişlerinin durumuna göre

Soru 437

Aşağıdakilerden hangisi ardışıl devre tasarımı yaparken uyguladığımız aşamalardan değildir?

A) Karnaug haritaları ile durum indirgeme
B) Devre denklemleri oluşturma
C) Devrenin sözel açıklaması
D) FF sayısı ve türünün tespiti

Soru 438

Bir lojik devre çıkışında önceki durum "0" ve bir CK palsi sonunda da bu korunuyorsa JK tip FF için durum ne olur?

A) J=0, K=X B) J=X, K=X
C) J=X, K=1 D) J=X, K=1

Soru 439

Bir lojik devre çıkışında önceki durum "1" ve bir CK palsi sonunda da bu durum korunuyorsa D tip FF için durum ne olur?

A) D=Belirsizlik B) D=0
C) D=X D) D=1

Soru 440

Flip floplardan oluşan bir lojik devre çıkışında önceki duruma ve CK palsine bakılmaksızın çıkış değeri "1" ise bu durumda devre için ne söylenebilir?

A) Devre mantıksal olarak hatalıdır.
B) Clear girişi aktiftir.
C) Preset girişi aktiftir.
D) Tetikleme sinyali pozitif kenardır.
Seçilen
Soru
Sayısı
0
... 192021222324
24 Sayfada Toplam 480 soru listeleniyor